Beskrivelse
MachXO2-familien med ultralaveffekt, umiddelbare, ikke-flyktige PLD-er har seks enheter med tettheter fra 256 til 6864 oppslagstabeller (LUT).I tillegg til LUT-basert, rimelig programmerbar logikk har disse enhetene Embedded Block RAM (EBR), Distribuert RAM, User Flash Memory (UFM), Phase Locked Loops (PLLs), forhåndskonstruert kildesynkron I/O-støtte, avansert konfigurasjonsstøtte inkludert dual-boot-kapasitet og herdede versjoner av ofte brukte funksjoner som SPI-kontroller, I2 C-kontroller og timer/teller.Disse funksjonene gjør at disse enhetene kan brukes i lavpris, høyt volum forbruker- og systemapplikasjoner.MachXO2-enhetene er designet på en 65 nm ikke-flyktig laveffektprosess.Enhetsarkitekturen har flere funksjoner som programmerbare I/O-er med lav svingdifferens og muligheten til å slå av I/O-banker, PLL-er på brikken og oscillatorer dynamisk.Disse funksjonene hjelper til med å administrere statisk og dynamisk strømforbruk, noe som resulterer i lav statisk strøm for alle medlemmer av familien.MachXO2-enhetene er tilgjengelige i to versjoner – enheter med ultralav effekt (ZE) og enheter med høy ytelse (HC og HE).Ultralaveffektsenhetene tilbys i tre hastighetsgrader –1, –2 og –3, hvor –3 er den raskeste.På samme måte tilbys høyytelsesenhetene i tre hastighetsgrader: –4, –5 og –6, med –6 som den raskeste.HC-enheter har en intern lineær spenningsregulator som støtter ekstern VCC-forsyningsspenning på 3,3 V eller 2,5 V. ZE- og HE-enheter aksepterer kun 1,2 V som ekstern VCC-forsyningsspenning.Med unntak av strømforsyningsspenning er alle tre typer enheter (ZE, HC og HE) funksjonelt kompatible og pin-kompatible med hverandre.MachXO2 PLD-ene er tilgjengelige i et bredt utvalg av avanserte halogenfrie pakker, fra plassbesparende 2,5 mm x 2,5 mm WLCSP til 23 mm x 23 mm fpBGA.MachXO2-enheter støtter tetthetsmigrering innenfor samme pakke.Tabell 1-1 viser LUT-tetthetene, pakken og I/O-alternativene, sammen med andre nøkkelparametere.Den forhåndskonstruerte synkrone kildelogikken implementert i MachXO2-enhetsfamilien støtter et bredt spekter av grensesnittstandarder, inkludert LPDDR, DDR, DDR2 og 7:1 giring for skjerm I/O.
Spesifikasjoner: | |
Egenskap | Verdi |
Kategori | Integrerte kretser (ICer) |
Innebygd - FPGAer (feltprogrammerbar portarray) | |
Mfr | Lattice Semiconductor Corporation |
Serie | MachXO2 |
Pakke | Brett |
Delstatus | Aktiv |
Antall LAB-er/CLB-er | 160 |
Antall logiske elementer/celler | 1280 |
Totale RAM-biter | 65536 |
Antall I/O | 107 |
Spenning - Forsyning | 2,375V ~ 3,465V |
Monteringstype | Overflatemontert |
Driftstemperatur | -40 °C ~ 100 °C (TJ) |
Pakke / Etui | 144-LQFP |
Leverandørenhetspakke | 144-TQFP (20x20) |
Grunnproduktnummer | LCMXO2-1200 |